BEGIN:VCALENDAR
VERSION:2.0
PRODID:-//pretalx//pretalx.installfest.cz//HBYCMV
BEGIN:VTIMEZONE
TZID:CET
BEGIN:STANDARD
DTSTART:20001029T040000
RRULE:FREQ=YEARLY;BYDAY=-1SU;BYMONTH=10
TZNAME:CET
TZOFFSETFROM:+0200
TZOFFSETTO:+0100
END:STANDARD
BEGIN:DAYLIGHT
DTSTART:20000326T030000
RRULE:FREQ=YEARLY;BYDAY=-1SU;BYMONTH=3
TZNAME:CEST
TZOFFSETFROM:+0100
TZOFFSETTO:+0200
END:DAYLIGHT
END:VTIMEZONE
BEGIN:VEVENT
UID:pretalx-installfest-2021-HBYCMV@pretalx.installfest.cz
DTSTART;TZID=CET:20210306T093000
DTEND;TZID=CET:20210306T102500
DESCRIPTION:Vývoj architektur procesoru lze sledovat jako dobrodružný p
 říběh překonávání překážek způsobených ze začátku předevš
 ím velmi omezeným počtem tranzistorů\, které bylo možné implementov
 at na jednom čipu\, později rychlostí zpracování instrukcí\, poté r
 ychlostí pamětí\, které se povedlo překonat pozorováním\, že se č
 asto přístupy po určitý časový interval opakují k omezenému množs
 tví položek\, případně se přistupuje k položkám následujícím. V
 elmi pozoruhodné pak je\, že velké renomované firmy se nechaly opakova
 ně svést na zcestní\, systém pro automatickou správu paměti přenese
 ný do hardware a taková komplexita\, že se nikdy nepodařilo předpokl
 ádaný výkon získat. Naopak učitelé bez s minimem prostředků opakov
 aně se svými žáky při zvážení jejich omezených technologických m
 ožností často nalezli řešení\, která se zpětně ukázala jako cest
 a vřed\, kterou i ti velcí v tichosti převzali.\n\nZkusíme si odpověd
 ět na otázku\, proč i nejnovější a nejvýkonnější procesory s arc
 hitekturou x86 dokáží dekódovat jen čtyři nové instrukce naráz\, j
 ak zvyšují propustnost na až šest za hodinový takt ve smyčkách\, pr
 oč Apple M1 dokáže dekódovat až 8 instrukcí za takt . V krátkosti v
 ysvětlím\, co znamená pojem dataflow window\, podle testů na M1 > 600 
 instrukcí. \n\nV závěru zkusíme analyzovat jak na tom s propustností 
 bude při načítání 16 byte naráz architektura RISC-V při kombinován
 í  instrukcí 32 a 16 bity.\n\nPříležitost chci využít i jako náhra
 du za neodpřednášenou poslední přednášku předmětu [Architektury p
 očítačů](https://cw.fel.cvut.cz/wiki/courses/b35apo/start)\, která se
  do běhu poznamenaného [nedobrovolným přechodem](https://archiv.openal
 t.org/openalt-cz/2020/program_detail.html#event_118) na distanční formu 
 nevešla\, přesto\, že jsem si [materiály k preznetaci](https://cw.fel.
 cvut.cz/b202/courses/b35apo/lectures/12/start) pro studenty se zájmem př
 ipravil.\n\nPro ty\, kdo jsou v oboru nováčky pak pro hlubší zážitek
  z popisovaného dobrodružství  nabízím seznámení se s [pojmy](https
 ://cw.fel.cvut.cz/b202/courses/b35apo/knowbase/abbreviations/start) ve for
 mě odkazů do Wikipedie\, které propojili naši studenti v rámci příp
 ravy na zkoušku nebo přímo kompletní narychlo vzniklé nahrávky všec
 h proběhlých přednášek na [YouTube](https://www.youtube.com/playlist?
 list=PLQL6z4JeTTQnq6kjJ9JO-Fb7Md-ofJ-zL).\n\nKoho pak problematika proceso
 rové techniky zaujme\, tak může za zdroj dalších informací přistoup
 it k přednáškám z předmětu [Pokročilé architektury počítačů](h
 ttps://cw.fel.cvut.cz/wiki/courses/b4m35pap/start).\n\nVideo: [https://you
 tu.be/v2vHgf83E-0](https://youtu.be/v2vHgf83E-0)
DTSTAMP:20260419T235758Z
LOCATION:Track II
SUMMARY:Vývoj archtektur procesorů na příkladech inovací od i4004 k Ap
 ple M1 a příštím generacím RISC-V - Pavel Píša
URL:https://pretalx.installfest.cz/installfest-2021/talk/HBYCMV/
END:VEVENT
END:VCALENDAR
