Praktické experimentování s RISC-V od simulátoru QtRvSim po 64-jádrový systém
03-16, 15:30–16:25 (Europe/Prague), Workshop I
Language: Čeština

Základní instrukční sada architektury RISC-V je v současné době optimální volba pro výuku, kde pro naše kurzy nabízíme simulátor QtRvSim. Zároveň již zastává minimálně druhou pozici ve světě vestavných systémů a postupně nabízí k experimentování první výkonné systémy pro desktop a cílí do budoucna i na superpočítače. Pro zájemce po seznámení se s RISC-V instrukcemi na simulátoru zpřístupníme různé fyzické platformy s RISC-V na kterých budou moc experimentovat.


K dispozici bude
- QtRvSim v neomezeném množství
- pět levných ESP32C6 s robotickou platformou
- několik ESP32C3 s FPGA iCE-40 (ICE-V) pro které jsme i do mainline NuttX přidali podporu nahrávání FPGA a otestovali řízení PMSMS motorů (https://gitlab.fel.cvut.cz/otrees/risc-v-esp32/ice-v-pmsm), HDL návrh plně open source YosysHQ
- dva kusy VsionFive-2 poskytnuté RISC-V International s již velmi dobrou kernel mainline podporou
- BeagleV-Fire s mainline kernel PREEMPT_RT podporou, o jejím začlenění viz přednáška z FOSDEM 2025
- dva Milk-V Pioneer, 64-jader RISC-V, 128 GB RAM, 1 TB SSD, 2x 10 Gbit a 2x 2.5 Gbit Ethernet, poskytnuté RISC-V International, využité například na MPI a OpenMP úlohy studentů z v rámci kurzu Pokročilé architektury počítačů

Další informace o našich s ČVUT FEL spojených aktivitách viz přehled na stránkách Open Technologies Research Education and Exchange Services https://gitlab.fel.cvut.cz/otrees/org/-/wikis/knowbase


The difficulty level of the lecture.

2/3

He studied cybernetics and robotics at CTU FEE, where he currently teaches and works on projects using GNU/Linux and other processor technologies. He participates in design of firmware and electronics of laboratory and medical devices and precise servo control in PiKRON.com company. He provides consultations to more companies in the field as well.

This speaker also appears in: