06-12, 10:00–10:55 (Europe/Prague), Track II
Zájemci budou objevovat jak vykonává jednotlivé operace jednoduchý a zřetězený procesor s architekturou RISC-V na simulátoru QtRVSim, který jsme s našimi studenty a kolegy vytvořili jako názornou pomůcku pro výuku procesorových architektur (předmět B35APO). Od jednoduchého sčítání dvou vektorů v assembleru je možné dojít až k práci s periferiemi a displejem, kdy již bude použitý kompilátor GCC. K dispozici budou i kity a MCU s jádry RISC-V. například ESP32C3 Espressif. Pokud bude zájem tak budeme rádi i za obecnou diskuzi na téma výuka architektur počítačů a obecně i za názory na další vývoj procesorů. Potěší nás diskuze naživo i k loňské přednášce o Vývoji architektur procesorů i o pokročilých superskalárních technikách viz. předmět BE4M35PAP (videa). V přípravě je i kanál s anglickými videi pro základní výuku již založenou na RISC-V architektuře. Simulátor zkompilovaný do WASM online alternativně na Dupak.com.
Během prezentace bude aktuální verze předváděného a editovaného souboru k dispozici na cestě https://comparch.edu.cvut.cz/live/installfest2022.S
Video záznam z přednášky: https://youtu.be/7YMnT2f7M0U
Mírně pokročilí
QtRVSim developer.
FEL CVUT student and teaching assistant.
jakubdupak.com
He studied cybernetics and robotics at CTU FEE, where he currently teaches and works on projects using GNU/Linux and other processor technologies. He participates in design of firmware and electronics of laboratory and medical devices and precise servo control in PiKRON.com company. He provides consultations to more companies in the field as well.
- The list of some open-source projects contributions https://www.openhub.net/accounts/ppisa
- Open Technologies Research Education and Exchange Services https://gitlab.fel.cvut.cz/otrees/org/-/wikis/knowbase
- CAN bus related project at FEE CTU http://canbus.pages.fel.cvut.cz/
- Notices mainly to organize own thoughts how to pass and share knowledge with others https://www.abclinuxu.cz/blog/logic